RS触发器及主从触发器的工作原理是什么?
2025-07-23 09:21:21
晨欣小编
触发器是一种具有记忆功能的数字电路,它能在输入信号的作用下改变输出状态,并将状态保持到下一次触发事件发生。
有两个稳定状态:“0”或“1”
响应触发信号(电平或边沿)变化
保持上一次状态,除非接收到有效触发
RS触发器(Set-Reset Flip-Flop),也称为SR触发器,是最基础的双稳态逻辑电路。
S(Set):置位输入
R(Reset):复位输入
Q:正常输出
!Q(或Q̅):反相输出
RS触发器可由两个交叉连接的与非门(NAND) 或 或非门(NOR) 构成。下图为NOR门构成的RS触发器逻辑图(文本简化表示):
lua复制编辑 +----+ +----+ S --| |-----| |-- Q |NOR | |NOR | R --| |-----| |-- !Q +----+ +----+
S
R
Q(next)
状态说明
0
保持
维持当前状态
1
复位(Reset)
置位(Set)
非法
禁止状态
⚠️ 注意:S=1、R=1 同时为非法状态,易导致输出不确定,必须避免。
用于基本存储单元
可做为边沿触发器的基础构建模块
一般只用于教学和理论分析,实际电路中少直接使用
主从触发器(Master-Slave Flip-Flop) 是为了克服传统RS触发器在时钟控制下容易出现竞争冒险(Race Condition)的问题而设计的一种时序触发器。
主从触发器由两个相同类型的RS或JK触发器组成:
第一个称为**“主触发器”**(Master)
第二个称为**“从触发器”**(Slave)
二者通过反相信号交替工作,从而实现边沿控制、无竞争冒险的触发特性。
时钟为高电平:主触发器可响应输入信号(Set/Reset),从触发器保持状态
时钟为低电平:主触发器被锁定,从触发器读取主触发器的状态并输出
保证一次触发过程中,只有一次有效输出变化
完全避免了RS触发器在非边沿控制下可能出现的状态翻转错误
rust复制编辑 _______ _______CLK -->| |--------->| | | Master| | Slave | D ----| | | |----> Q |_______| |_______|
主从结构下,仅在时钟下降沿或上升沿传递状态(根据设计而定)。
主从RS触发器
主从JK触发器:具有更强功能,避免RS非法态问题
主从D触发器:数据锁存器,广泛用于寄存器、同步模块
项目
RS触发器
主从触发器
控制方式
电平控制
边沿控制
状态可靠性
容易产生竞争冒险
无竞争冒险
是否稳定
依赖电平状态
稳定性更好
是否有非法输入
有(S=1,R=1)
通常配合改进逻辑避免
应用场景
理论教学、锁存器
时序逻辑核心单元
去抖电路(按钮消抖)
开关状态锁存
低频控制逻辑
构建同步寄存器
构成二进制计数器
FPGA/VHDL/Verilog 时序逻辑设计
时钟域跨越控制
触发器是构成数字时序系统的基本单元。RS触发器作为入门级电路结构,帮助我们理解状态记忆机制;主从触发器则克服其固有限制,提供更高的稳定性与同步能力。
在现代电子设计中,尽管低层次RS触发器不再被直接使用,但理解其逻辑,是构建更复杂时序电路(如D触发器、JK触发器、T触发器、寄存器组等)的关键基础。
GRT155R70J105KE01D
VT1E221M-CRF10
NM1206B104K451CEGN
TMC3KJ-B2K-TR
TC0550B6801T5G
NUP2105LT1G-TZ
BAT54SW-MSK
BC807-25,215
XL2SI-111-24.576M
1206-RT-06NL7-150Ω
海量现货云仓
闪电发货
原厂正品 品质保障
个性化采购方案
售前客服
售后客服
周一至周六:09:00-12:00
13:30-18:30
投诉电话:0755-82566015
扫一扫,加我微信
感谢您的关注,当前客服人员不在线,请填写一下您的信息,我们会尽快和您联系。